Yann - Chef de projet VHDL

Ref : 111118D004
Photo de Yann, Chef de projet VHDL
Compétences
LINUX EMBARQUE
SYSTEMC
Expériences professionnelles
  • Depuis 2009 Consultant technique et Formateur (Auto-entrepreneur) Villepreux
    Missions déjà réalisé :

    2011 : Formation sur « l’architecture des calculateurs » chez Thales Avionics.

    2010/2011 : Consultant technique pour Blu-e, réalisation d’une étude sur le développement d’une Box d’éco efficacité.

    2010/2011 : Consultant technique pour Altronic Tunisie, Supervision des projets de l'équipe "Système embarqué".

    2010 : Consultant technique et expert par le programme CAP’TRONIC de l’association JESSICA-FRANCE

    2009/2010 : Consultant Technique pour SDI, aide à la rédaction du cahier des charges et aux développements d’un produit destiné aux bancs de tests pour l’industrie automobile.

    Depuis 2003 Polytech’Paris UPMC (Formation d’ingénieur en alternance) Paris
    Responsable pédagogique de l’électronique numérique au sein du département Electronique et Informatique Industrielle (E2i).
    Responsable de module (Cours, TD, TP) : VHDL, Systèmes Numériques, Microcontrôleur, RTOS et Codesign (Hard/Soft).
    Formation technique : VHDL, RTOS, ARM, Codesign.
    Encadrement de projet VHDL sur FPGA. (300 h/an)
    Encadrement de projet Microcontrôleur sur µC ARM7 (100 h/an)

    Quelques exemples de projets:
    Tableau de bord tactile.
    Music Flash Player. Dictaphone numérique.
    Picture Viewer. Appareil photo numérique. Vidéo surveillance.
    Synthétiseur de musique, générateur de mélodie.
    Système d’arrosage automatique, système d’éclairage automatique
    Smart Grid : Réseau intelligent et efficacité énergétique
    Capteur Ethernet. Capteur USB.
    Quadricoptère. Aéromobile.
    Traceur solaire : asservissement d’un panneau solaire.
    Lecteur de carte SIM, Lecteur de code barre.Acquisition de trace GPS

    2003 Laboratoire LIRIS. Stage DEA de 6 mois (Recherche) Vélizy
    Développement et commande d’un robot tout terrain muni de deux roues et deux bras manipulateurs. Recherche en robotique sur la locomotion hybride et assistée.
    Développement d’une carte d’acquisition à base de FPGA connectée sur le bus ISA d’un PC104
    Développement d’une carte de commande à base de FPGA connectée sur le bus ISA d’un PC104

    2002/2003 IUT de Cachan, formation PROCADRE (EDF/ GDF) Cachan
    Intervention en TD, TP et cours dans le cadre de la formation PROCADRE, formation continue pour adultes chez EDF/GDF.

    1999 Stage chez Philips Semiconductors. (3 mois) Nijmegen (Pays Bas)
    Développement d’une alimentation sophistiqué pour un testeur de composant.
    Remplacement de relais mécanique par des transistors MOSFET.

Études et formations
  • FORMATION
    2009 MVD-Training Paris
    Formation ARM Cortex M3 Conception système

    2005-2007 ALSE, Doulos, Amblot Paris
    Formation Comprehensive VHDL, Expert VHDL et SOPC Builder Altera

    2005-2007 Antycip, IAR, ST Paris
    Formation ARM7 (NXP LPC2xxx), Formation Cortex M3, Linux embraqué

    2002–2003 Université Pierre et Marie Curie (Paris 6) Paris
    DEA RESIN (Robotique Et Système INtelligent) (mention Bien)
    Projet : Traitement d’images avec Matlab.

    1999–2002 Agrégation de génie électrique option électronique Cachan
    Travail d’Etude et de Recherche : Système d’arrosage automatique contrôlé par internet.

    Sept 1999 Intégration de l’Ecole Normale Supérieure de Cachan (ENS Cachan)

    1997–1999 Université de Montpellier 2 (IUT) Montpellier
    DUT de génie électrique et informatique industrielle. (majeur de promo)
    Projet : Filtre adaptatif sur DSP.

    COMPETENCES
     Spécialiste dans le développement des systèmes embarqués sur des architectures logicielles (µP, µC, DSP), sur des architectures matérielles (CPLD, FPGA) et sur des architectures mixtes (SoC ou SoPC).
     Maitrise des techniques de Codesign, SOPC et PSOC.

     LANGAGES : VHDL, Verilog, C pour l’embarqué, System C, Assembleur.

     LOGICIELS :
    Mentor Graphics (Modelsim, HDL Designer, FPGA Advantage, Precision, Leonardo)
    ALTERA (Quartus II, SOPC Builder, NIOS II IDE) ; XILINX (ISE) ; ACTEL (Libero)
    KEIL (µVision3) ; Freescale (CodeWarrior) ; IAR (IAR Embedded Workbench).
     RTOS : µCLinux, Micrium (µC/OSII), QMX (Freescale), RTX (KEIL)
     SOFTCORE : NIOS II, LEON 3, Cortex M1, MicroBlaze
     HARDWARE : FPGA, CPLD, conception de cartes, architecture des systèmes informatiques.
     PROTOCOLES : RS232, SPI, I2C, USB, Bus ISA,TCP/IP, IrDA, Bus CAN, PS/2, SDRAM Controller

    LANGUES
     Anglais : écrit et parlé.
     Néerlandais : conversation courante (bilingue)
     Allemand : scolaire
     Arabe : quelques notions

D'autres freelances
Chef de projet VHDL

Ces profils pourraient vous intéresser !
CV Chef de projet AGILE
Rahmoun

Chef de projet AGILE

  • PONTOISE
AGILE PRINCE II MS PROJECT PROJECT MANAGEMENT OFFICE PMO AUTOCAD C VHDL JAVA PYTHON
CV Expert FPGA et ASIC
Karim

Expert FPGA et ASIC

  • CESSIEU
FPGA VHDL XILINX ALTERA GIT SCRIPT SHELL SCRUM C
CV Ingénieur FPGA, Chef de project technique, spacial et defense
Mohammad

Ingénieur FPGA, Chef de project technique, spacial et defense

  • PALAISEAU
VHDL FPGA XILINX C PYTHON MATLAB Avionics Aerospace & Defense LINUX AGILE
CV Chef de projet Développeur LABVIEW C++ C Arduino
Jessugnon Paul

Chef de projet Développeur LABVIEW C++ C Arduino

  • MORSANG-SUR-ORGE
Arduino LABVIEW C++ C VHDL
CV Chef de projet SYSTEMES EMBARQUES
Yassine

Chef de projet SYSTEMES EMBARQUES

  • COURBEVOIE
SYSTEMES EMBARQUES JAVA PYTHON iOS C LABVIEW MATLAB VHDL Arduino FPGA
CV Chef de projet / PO
Sofiane

Chef de projet / PO

  • RILLIEUX-LA-PAPE
PACK OFFICE C AGILE MYSQL PHP CRM VHDL GRAFCET JAVASCRIPT VMWARE
CV Chef de projet C
Christophe

Chef de projet C

  • LES ADRETS
C VHDL SYSTEMES EMBARQUES VISUAL C++
CV Chef de projet VHDL
Rachid

Chef de projet VHDL

  • Chelles
VHDL HIBERNATE C J2EE C++
CV Développeur LABVIEW
Darcy

Développeur LABVIEW

  • Corbeil-Essonnes
LABVIEW ETHERNET MYSQL C SCRUM VHDL VISUAL BASIC PCVUE SCADA GRAFCET
CV Chef de projet FPGA
Laurent

Chef de projet FPGA

  • strasbourg
VHDL XILINX SPARTAN XILINX VIRTEX FPGA UDP/IP C CADENCE