Skhiri - Développeur VHDL

Ref : 190225R002
Photo de Skhiri, Développeur VHDL
Compétences
Expériences professionnelles
  • Doctorante en collaboration(en fin de th`ese)
    Depuis Avril 2018 Laboratoire LCIS Grenoble INP, Valence
    •Proposition d’une plateforme cloud FPGA `a deux niveaux: niveau mat ́eriel et niveau applicatif
    •Etude de la probl ́ematique de la composition des plusieurs IP (Intellectual Property) pour ex ́ecuter
    plusieurs applications JPEG
    •D ́eveloppement d’une architecture syst`eme multi-agent dans la plateforme de cloud FPGA
    •Soumission d’un papier journal sur l’ ́emergence des FPGA dans le cloud et le positionnement de la
    nouvelle approche

    Doctorante en collaboration Avril-Juin 2016 Laboratoire Hubert Curien, Universit ́e Jean Monnet, Saint-Etienne
    •Etude bibliographique orient ́ee sur la virtualisation de chaˆınes de d ́eveloppement et la virtualisation
    des ressources FPGA
    •D ́eveloppement d’une architecture de placement des tˆaches sur les Intellectual Property (IP)

    Stage master 2 Nov 2014- Avril 2015 Laboratoire Hubert Curien, Saint-Etienne
    •Conception des IPs de traitement d’image
    •Impl ́ementation de ces IPs sur des FPGA (Virtex 5) via une liaison RS232 et Ethernet
    •D ́eveloppement des interfaces pour assurer la communication entre le NoC et les IPs
    •D ́etection des paquets envoy ́es entre les IP avec Wireshark
    •Test de la plateforme cr ́ee par simulation

Études et formations
  • EDUCATION
    Th`ese en Physique (Electronique) Depuis 2016
    Facult ́e des Sciences de Monastir Une approche multi-agent pour la gestion d’IP dans un contexte de cloud FPGA

    5 ́eme ing ́enieur en ́electronique 2014-2015
    T ́el ́ecom Saint-Etienne
    Validation Master 2

    Master 1 de recherche en micro et nano ́electronique 2013-2014
    Facult ́e des Sciences de Monastir Licence fondamentale de Physique

    2010-2013 Facult ́e des Sciences de Monastir Option: Electronique

    CONFERENCES INTERNATIONALES
    1.R. Skhiri, V. Fresse, J P. Jamont, B. Suffran, Challenges of virtualization fpga in a cloud
    context, in: 2017 IEEE International Conference on Computational Intelligence and Virtual
    Environments for Measurement Systems and Applications (CIVEMSA), 2017, pp.171–176,

    ENSEIGNEMENT
    •18h TD et 18h TP Initiation `a l’algorithmique (Langage VBA):
    Jan-Avril 2019
    Universit ́e Grenoble Alpes, Valence

    •18h cours 02i:
    Oct-Dec 2018 Universit ́e Grenoble Alpes, Valence
    Plateforme Moodle: Initiation `a outils informatiques (Microsoft Office, Libre Office) et Internet

    •10h Cours de Physique:
    Sep-Dec 2018 `a Superprof
    Etudiante en DTS IMRT : atomes, ondes, spectroscopie, rayonnements

    •10h30 TP Technologies Avanc ́ees des circuits integr ́es:
    Sep-Oct 2017 Ecole d’ing ́enieurs
    de Monastir, 3 ́eme ann ́ee G ́enie ́electrique
    Initiation `a l’outil de simulation PSPICE: L’accent est notamment mis sur la cr ́eation des
    netlist, des sch ́emas et lsimulation des circuits analogiques (diode, transistor MOS)

    •10h30 TP Technologies Avanc ́ees des circuits integr ́es:
    Sep-Oct 2016, Ecole d’ing ́enieurs
    de Monastir, 3 ́eme ann ́ee G ́enie ́electrique
    Initiation `a l’outil de simulation PSPICE: L’accent est notamment mis sur la cr ́eation des
    netlist, des sch ́emas et lsimulation des circuits analogiques (diode, transistor MOS
    COMP
    ́
    ETENCES
    •Languages de programmation :C, C++, UML, JAVA, Matlab, VHDL..
    •Logiciels: Xilinx ISE, Xilinx Vivado: ModelSim, Quartus II, Code blocks, Microsoft Visual
    studio, Wireshark, TannerEDA
    •Mat ́eriels: FPGA (Virtex 5, Spartan 6)
    •Electronique Analogique: Circuits analogiques, OrCAD PSpice
    •Syst`emes d’exploitation: Windows, Linux
    •Protocole de communication: Ethernet, UART
    •cloud computing, cloud FPGA
    •Physique: ondes, lois et mod`eles, mouvements et interactions, m ́ecanique, optique..
    •Appareils de mesure: Oscilloscope...
    •Bureautique: Latex, Office
    LANGUES
    •Arabe: Maternelle
    •Fran ̧cais: Courant
    •Anglais: Avanc ́ee
    •Allemand: Niveau A2

D'autres freelances
Développeur VHDL

Ces profils pourraient vous intéresser !
CV Développeur GO
Younes

Développeur GO

  • CAGNES-SUR-MER
GO DOCKER SQL JAVASCRIPT PYTHON C++ VHDL Vue.js DEVOPS
CV Ingénieur développement logiciel embarqué et programmation web et mobile
Bechir

Ingénieur développement logiciel embarqué et programmation web et mobile

  • BREST
PYTHON C++ VHDL SQL SERVER WEBDEV Angular JAVA ORACLE C SHARP ANDROID
CV Ingénieur Télécom C++
Maelic

Ingénieur Télécom C++

  • BREST
MATLAB C++ VHDL PYTHON
CV Ingénieur FPGA et software et développeur Web
Anas

Ingénieur FPGA et software et développeur Web

  • GENTILLY
FPGA VHDL MODELSIM JIRA C++ PYTHON MATLAB JAVASCRIPT REACT.JS HTML5
CV Consultant
Anis

Consultant

  • PARIS
JAVA C++ ANDROID VHDL C
CV Ingénieur intelligence artificielle
Anis

Ingénieur intelligence artificielle

  • AUBERVILLIERS
PYTHON C++ C Arduino XML GIT Github VHDL
CV Ingénieur système FPGA
Billal

Ingénieur système FPGA

  • MORSANG-SUR-ORGE
C++ LINUX RISC XILINX VIRTEX Electronique C FPGA VHDL ARM MATLAB
CV Ingénieur en développement VHDL / FPGA
Anas

Ingénieur en développement VHDL / FPGA

  • MONTIGNY-LE-BRETONNEUX
VHDL C C++ PYTHON FPGA OPENCV
CV Ingénieur de développement SYSTEMES EMBARQUES
Damien

Ingénieur de développement SYSTEMES EMBARQUES

  • CASTRES-GIRONDE
SYSTEMES EMBARQUES C RS232 TEMPS REEL BUS CAN USB ETHERNET ARM VHDL
CV Ingénieur d'études VHDL
Guillaume

Ingénieur d'études VHDL

  • CARQUEFOU
VHDL FPGA CAO