Bassem - Chef de projet C++
Ref : 200604B001-
95800 CERGY
-
Chef de projet (40 ans)
-
Totalement mobile
-
Bientôt freelance
EXPERIENCE PROFESSIONNELLE
ENGINOV Août 2018 – Mars 2020
INGÉNIEUR BANCS DE TEST HW/SW
Client : VALEO CRETEIL
Principales activités :
• Conception de bancs de test (HW/SW)
• Développement de logiciels IHM
Projet: Validation de design en tests environnementaux d’un équipement automobile pour Opel
Mission: Conception de moyens de test et élaboration de séquence de test validant la conception de
l’équipement en tests d’endurance en choc thermique et en CEM.
Travaux réalisés :
• Analyse des schéma électroniques et élaboration de plan de validation
• Conception de trois bancs permettant de valider les différents tests environnementaux à partir
d’anciens bancs
• Développement de logiciels (IHM) en C# pour piloter les bancs
• Spécification des besoins pour les fabricants du banc
Outils / Progiciels
CAN, Microsoft Visual Studio (C#), Equipement Exxotest, schémas électroniques, cartes « National
Instruments », oscilloscope
ENGINOV Février 2018 – Juillet 2018
INGÉNIEUR BANCS DE TEST HW/SW
Client : HUTCHINSON AEROSPACE LISSES
Principales activités :
• Conception de banc de test (HW/SW)
• Analyse des schémas électroniques et élaboration de la procédure de validation hardware
• Développement de logiciels IHM + embarqué de maintenance
• Mise à niveau d’anciens bancs de test en retour de production
• Réalisation de moyens de test
Projet : Validation en phase de développement d’un équipement aéronautique en DAL D pour AVIC
Période : Février 2018 – Juillet 2018
Mission : Conception de moyens de test et élaboration de procédure de test validant la conception de
l’équipement. Les moyens élaborés doivent permettre une reprise ultérieure pour la réalisation du banc de
production. Pour le test des signaux en développement, la fabrication d’une carte spécifique n’est pas
jugée nécessaire.
Travaux réalisés :
• Analyse des schéma électroniques et élaboration de plan de validation
• Conception et réalisation d’un banc de mesure de force (Choix de composants, de la carte NI,
du câblage, de ne pas faire de PCB) mesurant la force des vibrations de l’équipement
• Développement d’un logiciel embarqué de maintenance sous Code Composer Studio
• Développement d’une IHM de maintenance sous LabVIEW, communicant avec le logiciel
embarqué
• Réalisation de prise éclatée pour le développement, et du banc de qualification
Outils / Progiciels
DO254, LabVIEW, Code Composer studio, schémas électroniques, carte « National Instruments »,
oscilloscope, SigLab.
Projet : Mise à niveau de bancs de test en retour de production
Période : Février 2018 – Juillet 2018
Mission : Reprises hardware et évolution logicielles sur d’anciens banc en cours de production
Travaux réalisés :
• Mise à niveau d’IHM en VB6
• Modifications hardware et validation
Outils / Progiciels:
Électronique, VB6
SERMA INTERNATIONAL Août 2009 – Janvier 2018
INGÉNIEUR CHEF DE PROJET EN ELECTRONIQUE HW/SW
Principales activités :
• Conception de bancs de test finis (HW + SW + Dossier) ou parties de bancs de test
• Ecriture du cahier des charges, document de conception, procédure de test ; suivi
d’avancement, revue de qualité ; support technique
• Conception VHDL et validation DO254 pour calculateur aéronautique
• Développement d’IHM sous LabVIEW ou Qt
• Conception de logiciel de maintenance sur SoC avec contrôleur FPGA
Projet : Validation hardware d’un équipement avec SoC pour l’énergétique (GENERAL ELECTRIC)
Période : Mars 2017 – Janvier 2018
Mission : Conception d’un SoC (µP sous Linux Angstrom + FPGA Cyclone V) pour la validation d’une carte
à travers une IHM et une communication MODBUS ASCII. Il s’agit de valider aussi bien les circuits liés au
processeur (DDR3, flash, DSP) que les interfaces vers les connecteurs de l’équipement.
Travaux réalisés :
• Rédaction d’un complément de cahier des charges
• Suivi de la création des contrôleurs VHDL sous à interfacer au processeur
• Suivi du l’adressage des contrôleurs du processeur sous QSys
• Génération du DTB (Device Tree Blob) correspondants aux contrôleurs
• Compilation du noyau linux et des modules correspondant aux contrôleurs
• Elaboration de la procédure de test de la carte et suivi de son implémentation
Outils / Progiciels
Quartus II, QSys, Eclipse ARM DS-5 (Altera Edition), Linux Angstrom, MODBUS ASCII
Projet : Vérification VHDL pour calculateur aéronautique (DAL C, AIRBUS HELICOPTERS)
Période : Novembre 2016 – Février 2017
Mission : Validation d’un FPGA avec code coverage
Travaux réalisés :
• Rédaction de procédures de vérification
• Implémentation des procédures de test sous ModelSim avec couverture de code
Outils / Progiciels:
D0254, ModelSim
Projet : Conception VHDL pour calculateur aéronautique (DAL C, AIRBUS HELICOPTERS)
Période : Octobre 2015 – Janvier 2016
Mission : Conception VHDL à partir d’un cahier des charges
Travaux réalisés :
• Relecture du cahier des charges
• Ecriture du code VHDL embarqué
• Rédaction du document de conception
Outils / Progiciels
DO254, Libero, ModelSim
Projet : Bancs de test pour équipements aéronautiques (DAL E -> DAL A, AIRBUS HELICOPTERS)
Période : Août 2009 – Janvier 2018
Mission : Il s’agit généralement d’un boitier et de harnais pour dérouler les tests de production ou de
qualification (ESS, CEM…). Le boitier de test contient généralement une carte électronique spécifique au
banc (PCB) avec une carte générique d’interface avec l’ordinateur.
Travaux réalisés :
• Ecriture du cahier des charges, document de conception, procédure de test et manuel
d’utilisation du banc,
• Participation importante dans de design des cartes, saisie de schéma sous OrCAD Capture CIS
et routage sous Layout Plus, tests hardware des cartes électroniques.
• Réalisation de l’IHM du banc sous Labview ou sur Qt (C/C++).
• Conception de la mécanique du banc sous SolidWorks
• Création du dossier de fabrication du banc complet (fichiers de fabrication des cartes et de la
mécanique, plans de montage et plans de câblage sous Visio ou Illustrator, nomenclatures,
dessins techniques sous AutoCad...)
• Test du produit (validation, test en production, tests ESS des calculateurs …)
• Suivi d’avancement, revue de qualité, support technique
Outils / Progiciels
DO254, OrCAD Capture CIS, OrCAD Layout Plus, Cadence Allegro, LabVIEW, Qt, Solidworks, Visio, Illustrator,
AutoCAD
SYNTHESE DES COMPETENCES FONCTIONNELLES
• Excellente communication
• Très bonnes capacités de synthèse et d’analyse
• Rigoureux, autonome avec un vrai esprit d’auto-entrepreunariat
• Conception de banc de test (HW/SW)
• Analyse des schéma électroniques et élaboration de plan de validation
• Développement de logiciels IHM + embarqué de maintenance
• Rédaction de cahier des charges, document de conception, procédure de test, suivi
d’avancement, revue de qualité
SYNTHESE DES COMPETENCES TECHNIQUES
Software/IDE IHM : Labview, QT (C/C++), Matlab
Embarqué : Eclipse (Altera Edition, Code Composer Studio), Arduino
Electronique Orcad Capture CIS, Orcad Layout Plus, Cadence Allegro PCB Editor
Simulation : PSpice, LTSpice, Tina
FPGA : Quartus, QSys, Libero, Modelsim
Mécanique & Dessin CAO : SolidWorks, AutoCad, Illustrator, Visio, Photoshop
Normes DO254, DO160, EN9100, ISO 9001
FORMATION
Diplômes :
2009 Diplôme d’ingénieur en Génie Electrique- Option microélectronique
Ecole Nationale d’Ingénieurs de Tunis
2006 Certificat d’Etudes Préparatoires aux Etudes d’Ingénieurs
Institut Préparatoire aux Etudes d’Ingénieurs de Nabeul
2004 Baccalauréat – Mathématiques
Langues vivantes :
Français Bilingue
Anglais Courant
Espagnol Notions de base